描述:MCM64PC32 (256K)和MCM64PC64 (512K)是为Pentium微处理器设计的,与Intel的Triton II芯片组配合使用,提供了可突发、高性能的L2缓存。MCM64PC32配置为32K x 64位,MCM64PC64配置为64K x 64位。两者都打包在160针卡边缘内存模块中。每个模块使用Motorola的3.3V 32K x 32 BurstRAMs和一个Motorola的3.3V 32K x 8 FSRAM用于标签RAM。可以使用地址状态处理器(ADSP)或高速缓存地址状态(CADS)发起突发传输。突发地址由缓存突发提前(CADV)输入引脚在BurstRAM内部生成。写周期是内部自时序的,并由时钟(CLK0)输入上升沿发起。提供了八个写使能以实现字节写控制。PD0-PD3映射到Triton II芯片组,用于缓存控制的自动配置。Pentium风格突发计数器在芯片上。流水线数据输出。160针卡边缘模块。支持地址流水线,由ADSP支持,可通过Ex禁用。所有缓存数据和标签I/O均与TTL兼容。三态输出。字节写能力。快速模块时钟速率:66 MHz。快速SRAM访问时间:标签RAM 15 ns,数据RAM 8 ns。一周期取消选择数据RAM。每个快速静态RAM带有解耦电容。高质量的多层FR4 PWB,具有独立的电源和接地。
描述:MOTOROLA MCM64PC32 MCM64PC64 DATA SHEET,查找说明书,说明书,指南,手册,用户指南,使用说明,操作说明,说明书下载,说明书大全
文件大小:181 KB
文件校验:761C8F14F286D9C5D18BA012E97CE1C9
desc:MCM64PC32 (256K)和MCM64PC64 (512K)是为Pentium微处理器设计的,与Intel的Triton II芯片组配合使用,提供了可突发、高性能的L2缓存。MCM64PC32配置为32K x 64位,MCM64PC64配置为64K x 64位。两者都打包在160针卡边缘内存模块中。每个模块使用Motorola的3.3V 32K x 32 BurstRAMs和一个Motorola的3.3V 32K x 8 FSRAM用于标签RAM。可以使用地址状态处理器(ADSP)或高速缓存地址状态(CADS)发起突发传输。突发地址由缓存突发提前(CADV)输入引脚在BurstRAM内部生成。写周期是内部自时序的,并由时钟(CLK0)输入上升沿发起。提供了八个写使能以实现字节写控制。PD0-PD3映射到Triton II芯片组,用于缓存控制的自动配置。Pentium风格突发计数器在芯片上。流水线数据输出。160针卡边缘模块。支持地址流水线,由ADSP支持,可通过Ex禁用。所有缓存数据和标签I/O均与TTL兼容。三态输出。字节写能力。快速模块时钟速率:66 MHz。快速SRAM访问时间:标签RAM 15 ns,数据RAM 8 ns。一周期取消选择数据RAM。每个快速静态RAM带有解耦电容。高质量的多层FR4 PWB,具有独立的电源和接地。